A.置最小數(shù)法
B.反饋復(fù)位法
C.反饋預(yù)置
D.時鐘禁止
您可能感興趣的試卷
你可能感興趣的試題
A.模10計(jì)數(shù)器
B.計(jì)數(shù)器容量為10
C.十進(jìn)制計(jì)數(shù)器
D.十二進(jìn)制計(jì)數(shù)器
A.脈沖整形
B.定時
C.延時
D.高、低通濾波
A.非重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器
B.重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器
C.電平觸發(fā)單穩(wěn)態(tài)觸發(fā)器
D.沿觸發(fā)單穩(wěn)態(tài)觸發(fā)器
A.它有穩(wěn)態(tài)和暫穩(wěn)態(tài)兩個不同的狀態(tài)。
B.在外界觸發(fā)脈沖作用下,能從穩(wěn)態(tài)翻轉(zhuǎn)到暫穩(wěn)態(tài),在暫穩(wěn)態(tài)維持一段時間后,再自動返回穩(wěn)態(tài)。
C.暫穩(wěn)態(tài)維持時間的長短取決于電路本身的參數(shù),與觸發(fā)脈沖的寬度和幅度無關(guān)。
D.暫穩(wěn)態(tài)維持時間的長短取決于觸發(fā)脈沖的寬度。
A.脈沖展寬電路
B.脈沖幅度鑒別
C.脈沖整形與變換
D.脈沖產(chǎn)生
最新試題
()在計(jì)算機(jī)系統(tǒng)中得到了廣泛的應(yīng)用,其中一個重要用途是構(gòu)成數(shù)據(jù)總線。
兩個與非門構(gòu)成的基本RS觸發(fā)器,當(dāng)Q=1、Q=0時,兩個輸入信號R=1和S=1。觸發(fā)器的輸出Q會()。
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點(diǎn)是消除了()對轉(zhuǎn)換精度的影響。
如要將一個最大幅度為5.1V的模擬信號轉(zhuǎn)換為數(shù)字信號,要求輸入每變化20mV,輸出信號的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
用原碼輸出的譯碼器實(shí)現(xiàn)多輸出邏輯函數(shù),需要增加若干個()。
TTL與非門輸出高電平的參數(shù)規(guī)范值是()
試提出數(shù)字頻率計(jì)的三種設(shè)計(jì)方案,比較各種方案的特點(diǎn)。如果用HDPLD來實(shí)現(xiàn),設(shè)計(jì)方案是最佳嗎?簡述理由。
一個兩輸入端的門電路,當(dāng)輸入為10時,輸出不是1的門電路為()
判斷如下VHDL的操作是否正確,如不正確,請改正。字符a和b的數(shù)據(jù)類型是BIT,c是INTEGER,執(zhí)行c<=a+b。
具有“有1出0、全0出1”功能的邏輯門是()