A.共軛對稱分量
B.共軛反對稱分量
C.實(shí)部
D.虛部
您可能感興趣的試卷
你可能感興趣的試題
A.共軛對稱函數(shù)
B.共軛反對稱函數(shù)
C.線性函數(shù)
D.雙線性函數(shù)
A.x(n)=x*(-n)
B.x(n)=x*(n)
C.x(n)=-x*(-n)
D.x(n)=-x*(n)
A.z3+z4
B.-2z-2z-2
C.z+z2
D.z-1+1
A.時(shí)間;T
B.頻率;π
C.時(shí)間;2T
D.角頻率;2π
已知x(n)的Z變換為X(z),則x(n+n0)的Z變換為()。
A.A
B.B
C.C
D.D
最新試題
以下哪些項(xiàng)是C54x DSP的硬件結(jié)構(gòu)特點(diǎn)?()
對于TMS320C5416DSP而言,如果外部輸入時(shí)鐘信號(CLKIN)為16MHz,通??梢栽谟布跏蓟瘯r(shí)配置時(shí)鐘模式寄存器(CLKMD寄存器)來對CLKIN信號進(jìn)行倍頻處理使其高速運(yùn)行。若軟件初始化時(shí)設(shè)置時(shí)鐘模式寄存器(CLKMD)的值為0x9007有效時(shí),TMS320C5416DSP的CPU實(shí)際運(yùn)行頻率為()
匯編語句:Begin:stm #0xAC,PMST 中,操作數(shù)#0xAC屬于以下哪種尋址方式?()
將0.25轉(zhuǎn)換成一個(gè)16位的Q15法表示十六進(jìn)制數(shù)是()
TMS320C5416DSP硬件復(fù)位后,其DSP程序?qū)膹?fù)位中斷地址()開始執(zhí)行。
單位沖擊序列Z變換的收斂域是()。
離散傅立葉變換(DFT)的實(shí)質(zhì)是()。
對于TMS320C5416DSP而言,關(guān)于內(nèi)部存儲資源以下說法正確的是()
對于C5416DSP而言,在采用雙操作數(shù)的間接尋址方式時(shí),可以使用下面的哪個(gè)輔助寄存器(),用于雙操作數(shù)的間接尋址。
C54x DSP的CPU有多個(gè)運(yùn)算單元,累加器是其重要組成部分,請指出以下選項(xiàng)中哪些是C54x DSP的累加器?()