A.主機(jī)發(fā)送一個數(shù)據(jù)
B.主機(jī)產(chǎn)生SCK時鐘信號
C.從機(jī)產(chǎn)生SCK信號
D.主機(jī)發(fā)送一個空數(shù)據(jù)
您可能感興趣的試卷
你可能感興趣的試題
A.主機(jī)發(fā)送數(shù)據(jù)的同時,也在接收從機(jī)送來的數(shù)據(jù)
B.主機(jī)發(fā)送數(shù)據(jù)之后,才能接收從機(jī)送來的數(shù)據(jù)
C.主機(jī)發(fā)送數(shù)據(jù)與主機(jī)接收數(shù)據(jù)沒有直接的聯(lián)系
D.從機(jī)發(fā)送數(shù)據(jù)與主機(jī)接收數(shù)據(jù)沒有直接的聯(lián)系
A.從機(jī)發(fā)送,主機(jī)接收
B.主機(jī)發(fā)送,從機(jī)接收
C.主機(jī)發(fā)送,主機(jī)接收
D.從機(jī)發(fā)送,從機(jī)接收
A.同步傳輸
B.異步傳輸
C.同步/異步傳輸
D.任意方式
如下圖所示的STM32擴(kuò)展1602液晶雙向傳輸數(shù)據(jù),1602液晶的工作電壓是5V,而STM32的工作電壓是3.3V,根據(jù)電平兼容的原因,它們的引腳能夠直接相連的原因在于()
A.STM32的輸出高電平>1602的輸入高電平,1602的輸出低電平>STM32的輸出低電平
B.STM32的輸出高電平>1602的輸入高電平,1602的輸出低電平<STM32的輸出低電平
C.STM32的輸出高電平<1602的輸入高電平,1602的輸出低電平>STM32的輸出低電平
D.STM32的輸出高電平<1602的輸入高電平,1602的輸出低電平<STM32的輸出低電平
A.VL
B.RS
C.R/W
D.E
最新試題
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()
I2C總線的通信速率僅由主機(jī)確定。
增計數(shù)模式的計數(shù)過程是()。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
假設(shè)在增計數(shù)模式下的計數(shù)時鐘為12MHz,定時1s如何實現(xiàn)()。
I2C總線的多主機(jī)仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進(jìn)行數(shù)據(jù)交換。
SPI總線的4個信號是()、()、()和/CS或/SS。
只要讀取8086CPU存儲器偶地址存儲體內(nèi)容時,BHE#=1,A0=0。()