問答題

某機字長16位,CPU地址總線18位,數(shù)據(jù)總線16位,存儲器按字編址,CPU的控制信號線有:MREQ#(存儲器訪問請求,低電平有效),R/W#(讀寫控制,低電平為寫信號,高電平為讀信號)。試問:【**,★,包捷5.2,編號3.3,3.5.2】

已知該機已有8K×16位的ROM存儲器,地址處于主存的最高端;現(xiàn)在再用若干個16K×8位的SRAM芯片形成128K×16位的RAM存儲區(qū)域,起始地址為00000H,假設SRAM芯片有CS#(片選,低電平有效)和WE#(寫使能,低電平有效)信號控制端;試寫出RAM、ROM的地址范圍,并畫出SRAM、ROM與CPU的連接圖,請標明SRAM芯片個數(shù)、譯碼器的輸入輸出線、地址線、數(shù)據(jù)線、控制線及其連接。

您可能感興趣的試卷

你可能感興趣的試題

5.單項選擇題在計算機內(nèi),減法一般用()來實現(xiàn)。

A.二進制減法器
B.十進制減法器
C.二進制補碼加法器
D.十進制加法器

最新試題

若I/O類指令采用獨立編址,對系統(tǒng)帶來的影響主要是()。

題型:單項選擇題

將十六進制數(shù)(2BA)16化成十進制數(shù),正確結果為()。

題型:單項選擇題

使用硬件堆棧時,其中()移動。

題型:單項選擇題

硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。

題型:單項選擇題

將十六進制數(shù)(1A5)16轉換為十進制數(shù),正確結果為()。

題型:單項選擇題

從給定的選項中選擇你認為正確的一項。A.讀取指令B.指令譯碼C.下一條指令地址的計算D.數(shù)據(jù)計算E.控制器設計簡單F.控制器設計復雜(1)一個指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對所有指令都相同。(2)一個指令周期中,()對多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過程中,一定要完成()并保存,以保證程序自動連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點是()。(5)指令流水線方式是提高計算機硬件性能的重要技術和有效措施,但它的()。

題型:問答題

已知定點小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補,正確結果為()。

題型:單項選擇題

計算機采用總線結構的好處是()。

題型:多項選擇題

計算機系統(tǒng)是可以分層的,在某級觀察者角度看到的機器被稱為(),只需要通過該級語言來了解和使用。

題型:單項選擇題

將十進制數(shù)(-0.288)10轉化成二進制數(shù),要求小數(shù)點后保留7位數(shù)值位,正確結果為()。

題型:單項選擇題