A.流水處理機
B.多處理機
C.并行(陣列)處理機
D.相聯(lián)處理機
您可能感興趣的試卷
你可能感興趣的試題
A.用統(tǒng)一的高級語言
B.用統(tǒng)一的匯編語言
C.模擬
D.仿真
A.原有指令的尋址方式和操作碼
B.系統(tǒng)總線的組成
C.數(shù)據(jù)通路寬度
D.存儲芯片的集成度
A.傳統(tǒng)機器語言級與操作系統(tǒng)機器級之間
B.傳統(tǒng)機器語言級與微程序機器級之間
C.微程序機器級與匯編語言機器級之間
D.操作系統(tǒng)機器級與匯編語言機器級之間
A.提高解題速度
B.減少所需要的存儲容量
C.提高系統(tǒng)的靈活性
D.提高系統(tǒng)的性能價格比
A.提高解題速度
B.提高硬件利用率
C.提高硬件成本
D.減少所需要的存儲容量
最新試題
有一個16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
若對數(shù)字0~9和空格采用二進制編碼,試設計編碼平均長度最短的編碼。
若在程序執(zhí)行過程中,每從主存裝入一塊到Cache,平均要對這個塊訪問16次,計算在這種情況下的Cache命中率。
要求操作碼的平均長度最短,請設計操作碼的編碼,并計算操作碼編碼的平均長度。
在編號分別為0,1,2,……,9的16個處理器之間,要求按下列配對通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。試選擇所用互連網(wǎng)絡類型、控制方式,并畫出該互連網(wǎng)絡的拓撲結構和各級的交換開關狀態(tài)圖。
若采用FIFO替換算法,計算Cache的塊命中率。
考慮題目全部要求,設計優(yōu)化實用的操作碼形式,并計算其操作碼的平均碼長。
指出主存與Cache之間各個塊的映象關系。
僅根據(jù)使用頻度,不考慮其它要求,設計出全Huffman操作碼,計算其平均碼長。
如果一條指令的執(zhí)行過程分解為“取指令”和“分析”兩個階段,并采用兩級流水線。為了采用指令取消技術,請修改上面的程序。