A.主存地址
B.邏輯地址
C.物理地址
D.有效地址
您可能感興趣的試卷
你可能感興趣的試題
A.定長編碼
B.哈夫曼編碼
C.擴(kuò)展編碼
D.需要根據(jù)編碼使用的頻度計(jì)算平均碼長后確定
A.縮短指令字長
B.減少程序總位數(shù)
C.增加指令字表示的信息
D.A和B和C
A.訪存速度快
B.節(jié)約主存單元
C.指令字的規(guī)整化
D.指令的優(yōu)化
A.CPU中的通用寄存器
B.主存儲(chǔ)器
C.I/O接口中的寄存器
D.堆棧
A.計(jì)算機(jī)軟件所要完成的功能
B.計(jì)算機(jī)硬件的全部組成
C.編程要用到的硬件組織
D.計(jì)算機(jī)各部件的硬件實(shí)現(xiàn)
最新試題
若對數(shù)字0~9和空格采用二進(jìn)制編碼,試設(shè)計(jì)編碼平均長度最短的編碼。
在編號分別為0,1,2,……,9的16個(gè)處理器之間,要求按下列配對通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。試選擇所用互連網(wǎng)絡(luò)類型、控制方式,并畫出該互連網(wǎng)絡(luò)的拓?fù)浣Y(jié)構(gòu)和各級的交換開關(guān)狀態(tài)圖。
若采用LRU替換算法,計(jì)算Cache的塊命中率。
當(dāng)存儲(chǔ)系統(tǒng)的訪問效率為0.5時(shí),計(jì)算命中率和等效訪問周期。
如果一條指令的執(zhí)行過程分解為“取指令”和“分析”兩個(gè)階段,并采用兩級流水線。為了采用指令取消技術(shù),請修改上面的程序。
畫出其中一組的邏輯圖。
寫出N=8的蝶式置換的互連函數(shù),如采用Omega網(wǎng)絡(luò),則需幾次通過才能完成此變換?畫出Omega網(wǎng)絡(luò)實(shí)現(xiàn)此變換的控制狀態(tài)圖。
有一個(gè)16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個(gè)32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
共需要多少個(gè)觸發(fā)器和多少個(gè)與門?
如果把一條指令的執(zhí)行過程分解為“取指令”、“分析”(包括譯碼和取操作數(shù)等)和“執(zhí)行”(包括運(yùn)算和寫回結(jié)果等)三個(gè)階段,并采用三級流水線。仍然要采用指令取消技術(shù),請修改上面的程序。